반도체네트워크

죄송합니다. 더 이상 지원되지 않는 웹 브라우저입니다.

반도체네트워크의 다양한 최신 기능을 사용하려면 이를 완전히 지원하는 최신 브라우저로 업그레이드 하셔야 합니다.
아래의 링크에서 브라우저를 업그레이드 하시기 바랍니다.

Internet Explorer 다운로드 | Chrome 다운로드

아나로그디바이스, 초저 지터 특성의 클럭 발생기(4.5GHz)와 클럭 분배기(7.5GHz) 제품군 출시


LTC6952.jpg아나로그디바이스(지사장 홍사곽)는 최대 7.5GHz RF 주파수의 JESD204B 서브클래스 1 클러킹 애플리케이션을 지원하고, 지극히 낮은 지터 수준과 고성능이 특징인 클럭 발생 및 분배기 신제품 LTC6952, LTC6953, LTC6955 및 LTC6955-1을 출시한다고 밝혔다. 이들 제품은 각각의 클럭마다 보완적인 SYSREF 신호를 갖고 있는 수천 개의 동기식 저지터 클럭을 제공할 수 있도록 확장이 가능한 아키텍처 때문에 고속 데이터 컨버터 클러킹 애플리케이션에 이상적이다.

• LTC6952: 초저 지터 특성에 11개의 출력을 지원하고 JESD204B 표준을 만족하는 4.5GHz PLL
• LTC6953: 초저 지터 특성에 11개의 출력을 지원하고 JESD204B 표준을 만족하는 4.5GHz 클럭 분배기
• LTC6955: 초저 지터, 7.5GHz, 11개 출력의 팬아웃 버퍼
• LTC6955-1: LTC6955와 동일하나 11번째 출력은 주파수가 ½ 임

LTC6952는 고성능에 초저 지터 특성을 나타내며 JESD204B 표준을 만족하는 클럭 발생 및 분배기이다. 이 제품은 레퍼런스 디바이더, 위상 잠금 표시기를 포함한 위상 주파수 검출기(phase-frequency detector, PFD), 초저 노이즈 특성의 차지 펌프, 정수형 피드백 디바이더로 구성되는 PLL 코어를 탑재하고 있다. LTC6952의 11개의 출력은 JESD204B 서브클래스 1 표준을 만족하는 5쌍의 클럭/SYSREF과 1개의 범용 출력으로 설정하거나, 또는 JESD204B 표준을 필요로 하지 않는 애플리케이션의 경우에는 간단히 11개의 범용 클럭 출력으로 설정할 수 있다. 각각의 출력마다 프로그래밍이 가능한 주파수 디바이더와 출력 드라이버를 갖고 있다.

모든 출력들이 동기화가 가능한데, 위상 동기를 정밀하게 설정하려면 먼저 절반의 주기 만큼 디지털 방식으로 지연을 설정한 다음, 미세한 시간 지연은 아날로그 방식으로 설정하면 된다.

총 출력이 11개 이상 필요한 애플리케이션의 경우, EZSync™나 ParallelSync™ 동기화 프로토콜을 사용하여 여러 개의 LTC6952를 연결하면 된다.

LTC6953은 LTC6952의 클럭 분배 기능이다. LTC6955는 출력 그룹별로 3분의 1의 위상을 위상 내, 180°의 위상, 파워다운 중에서 선택하여 병렬 인터페이스 연결이 가능한 11개 출력의 팬아웃 버퍼이다. LTC6955-1은 11번째 출력에는  ½의 주파수 출력이 제공된다는 점 외에는 LTC6955와 동일하다.

• 제품 페이지 열람, 데이터시트 다운로드, 샘플 및 평가보드 주문은 아래 URL 참조:
o LTC6952: www.analog.com/ltc6952
o LTC6953: www.analog.com/ltc6953
o LTC6955, LTC6955-1: www.analog.com/ltc6955

이들 제품은 모두 52핀, 7mm x 8mm 플라스틱 QFN 패키지로 제공되며, 동작온도 –40°C ~ 125°C이다. 사용하지 않는 출력은 파워다운 상태로 설정이 가능하다. 모든 제품의 샘플과 평가보드를 현재 공급 중이며, 양산 공급은 6월 말로 예정돼 있다.

LTC6952와 LTC6955-1은 6월 12일-14일(미국 현지시간) 미국 필라델피아에서 개최되는 2018 국제 마이크로파 심포지엄(IMS 2018) 아나로그디바이스 부스(부스번호: 1724)에서 전시될 예정이다. 이와 함께 수천 개의 출력으로 확장이 가능한 아키텍처에 대한 시연도 제공된다. 

LTC6952/LTC6953/LTC6955/LTC6955-1제품의 주요 특징
• LTC6952
o JESD204B 서브클래스 1 SYSREF 신호 발생
o 저잡음 정수형-N PLL
o 최대 RF 주파수: 4.5GHz
o 통상적인 대역내(In-Band) 위상 잡음: -229dBc/Hz
o 통상적인 대역내 1/f 잡음: -281dBc/Hz
o 시간 지연을 디지털 방식으로 대략 정한 다음 아날로그 방식으로 미세하게 설정할 수 있는 11개의 독립적인 저잡음 출력
o 추가적인 출력 지터: <6fsRMS (12kHz ~ 20MHz; 4.5GHz)
o 추가적인 출력 지터: 65fsRMS (ADC SNR 기법)

• LTC6953
o JESD204B 서브클래스 1 SYSREF 신호 발생
o 최대 RF: 4.5GHz
o 시간 지연을 디지털 방식으로 대략 정한 다음 아날로그 방식으로 미세하게 설정할 수 있는 11개의 독립적인 저잡음 출력
o 추가적인 출력 지터: <6fsRMS (12kHz ~ 20MHz; 4.5GHz)
o 추가적인 출력 지터: 65fsRMS (ADC SNR 기법).

• LTC6955/LTC6955-1
o 최대 RF 주파수: 7.5GHz
o 11개의 초저 잡음 CML 출력
o 병렬 제어로 여러 개의 출력 설정 가능
o LTC6955: 11개의 출력 버퍼
o LTC6955-1: 10개의 버퍼 출력과 1/2주파수 출력

제품 가격 및 구매 정보

adi2.jpg



leekh@semiconnet.co.kr
(끝)
<저작권자(c) 반도체네트워크, 무단 전재-재배포 금지>


PDF 다운로드

개인정보보호법 제15조에 의한 수집/이용 동의 규정과 관련하여 아래와 같이 PDF 다운로드를 위한 개인정보 수집 및 이용에 동의하십니까? 동의를 거부할 수 있으며, 동의 거부 시 다운로드 하실 수 없습니다.

이메일을 입력하면,
(1) 신규참여자 : 성명/전화번호/회사명/분야를 입력할 수 있는 입력란이 나타납니다.
(2) 기참여자 : 이메일 입력만으로 다운로드가 가능합니다.

×

회원 정보 수정



* 가입시 이메일만 입력하신 회원은 이름란을 비워두시면 됩니다.